share_log

灿芯股份(688691.SH):基于28nmHKC+工艺的72bitDDR、LPDDRIP设计验证成功

燦芯股份(688691.SH):基於28nmHKC+工藝的72bitDDR、LPDDRIP設計驗證成功

格隆匯 ·  09/25 07:50

格隆匯9月25日丨燦芯股份(688691.SH)在投資者關係活動上表示,公司基於28nmHKC+工藝的72bitDDR、LPDDRIP設計驗證成功,最高速率達到2,667Mbps;基於28nmHKD2.5V工藝的DDR、LPDDRIP設計完成進入驗證階段;(2)Serdes與PCIE:公司基於28nmHKC+工藝的SerdesIP及PCIEIP設計驗證成功,最高速率可達到16Gbps。

声明:本內容僅用作提供資訊及教育之目的,不構成對任何特定投資或投資策略的推薦或認可。 更多信息
    搶先評論