share_log

Cadence Expands System IP Portfolio With Network on Chip to Optimize Electronic System Connectivity

Cadenceは、エレクトロニクスシステムの接続性を最適化するために、ネットワークオンチップを含むシステムIPポートフォリオを拡大します。

Cadence ·  06/25 00:00

Cadence Janus NoCは、設計チームがより高速かつ低リスクでPPAを向上させ、貴重なエンジニアリングリソースをSoC差別化のために開放することができます。

カリフォルニア州サンノゼ−2021年10月20日−株式会社Cadence Design Systems, Inc.(Nasdaq:CDNS)は、Cadence Janusネットワークオンチップ(NoC)の追加により、システムIPポートフォリオを拡大しました。Escalating compute demandsを利用可能にするために、より大きく、より複雑なSoCと非集積マルチチップシステムが増えるにつれて、シリコンコンポーネント内および間のデータ配信がますます困難になっており、電力、性能、面積(PPA)に影響を与えています。Cadence Janus NoCは、これらの同時高速通信を最小の遅延で効率的に管理し、お客様がPPAターゲットをより速く、より低いリスクで達成できるようにします。Janusより大きく、より複雑なSoCと非集積マルチチップシステムが増えるにつれて、シリコンコンポーネント内および間のデータ配信がますます困難になっており、電力、性能、面積(PPA)に影響を与えています。Cadence Janus NoCは、これらの同時高速通信を最小の遅延で効率的に管理し、お客様がPPAターゲットをより速く、より低いリスクで達成できるようにします。

Cadence Janus Network-on-Chip(NoC)は、最小の遅延でシリコンコンポーネント内および間の同時高速通信を効率的に管理します。これにより、お客様は、貴重なエンジニアリングリソースをSoC差別化のために開放し、PPAターゲットをより速く、より低いリスクで達成することができます。

Cadence Janus Network-on-Chip(NoC)は、最小の遅延でシリコンコンポーネント内および間の同時高速通信を効率的に管理します。これにより、お客様は、貴重なエンジニアリングリソースをSoC差別化のために開放し、PPAターゲットをより速く、より低いリスクで達成することができます。

「Cadenceは、IPとデザイン品質で確立されたリーダーであり、基礎となるインターフェースとプロセッサIP、システムIP、ソフトウェア、および設計サービスの能力に投資し続けており、お客様が差別化されたデザインを開発できるようにしています」と、Cadenceのシリコンソリューショングループのシニアバイスプレジデント兼ゼネラルマネージャーのBoyd Phelpsは述べています。「Cadence Janus NoCの追加は、この戦略の重要なマイルストーンです。IPプロバイダーからSoCデザインパートナーへの進化は、お客様により多くの価値を提供し、貴重なエンジニアリングリソースを彼らのシリコンの差別化に集中させることができるようにします。」

Cadence Janus NoCは、信頼されて時間がかかり実証されたTensilicaのRTL世代ツールを活用しています。お客様は、自身のNoCのシミュレーションとエミュレーションにCadenceの幅広いソフトウェアおよびハードウェアポートフォリオを利用することができ、Cadenceのシステムパフォーマンス分析ツール(SPA)を使用してその性能に深い洞察を得ることができます。このフローにより、お客様はアーキテクチャの探求を可能にし、製品ニーズを満たす最適なNoC設計を実現できます。このNoCは、業界で最高の技術サポートによる産業リーディングのカスタマーサティスファクションをバックアップしており、IPと品質におけるCadenceのよく確立されたリーダーシップを活用しています。Cadence Janus NoCは、今日の複雑なSoCインターコネクトに関連するルーティングの過剰な混雑やタイミングの問題を緩和します。物理的な実装に至るまで明らかになることが多いため、お客様のニーズに合わせた最良のNoCデザインを実現するために、業界標準のメモリおよびI/O整合性プロトコルのサポートなど、将来のイノベーションのためのプラットフォームを提供します。現在の機能と利点は次のとおりです:

Cadenceの強力で最新のGUIにより、小規模なサブシステムからフルSoCおよび将来のマルチチップシステムまで、簡単なNoC構成が可能になります。

  • 使いやすい:市場投入を加速:PPAに最適化されたRTLにより、SoC設計者は帯域幅とレイテンシの目標を達成することができます。パケット化されたメッセージにより、ワイヤーの利用率が高まり、ワイヤー数およびタイミングクロージャの課題が減少します。
  • リスクを低減:NoCには、組み込みの電源管理、クロックドメインクロッシング、および幅調整が備わっており、デザインの複雑さが減少します。素早い回転:Cadenceの広範なシミュレーションおよびエミュレーション機能により、アーキテクチャの探求を早期に可能にし、PPA結果の迅速な検証を行い、設計要件を満たす構成を確認することができます。
  • スケーラブルなアーキテクチャ:お客様は、NoCのフルSoCコンテキストでサブシステムを設計し、マルチチップシステムでの将来の再利用を可能にすることができます。
  • 柔軟性:Cadenceの包括的なシミュレーションおよびエミュレーション機能により、早期のアーキテクチャの調査が可能となり、PPA結果の迅速な検証を通じて構成が設計要件を満たしていることを確認できます。
  • スケール可能なアーキテクチャ:お客様は、サブシステムを設計してNoCのフルSoCの文脈で再利用し、マルチチップシステムでの将来的な再利用を可能にすることができます。
  • NoCは、AXI4やAHBを含む業種標準インターフェースを持つすべてのIPと互換性があります。

"Cadenceがシステムレベルのソリューションに投資してIPポートフォリオを拡大していることを喜んでいます。"とインテルFoundryのエコシステムテクノロジーオフィスのVP兼GMのSuk Leeは述べています。"今日のSoCでは、ほとんどのサブシステムにとってNoCが重要であり、Cadenceが彼らのNoCを開発する取り組みを支持し、今後さらにIP提供を拡大していくことを期待しています。"

利用可能性および関連リソース

Cadence Janus NoCは、2024年7月に利用可能になります。

ソフトウェア

カデンスは、30年以上にわたるコンピュータソフトウェアの専門知識に基づいて電子システムの設計の重要なリーダーです。同社は、根本的なインテリジェントシステムデザイン戦略を採用し、ソフトウェア、ハードウェア、IPを提供して、設計コンセプトを現実に変えます。カデンスの顧客は、最も革新的な企業であり、最もダイナミックな市場アプリケーション(ハイパースケールコンピューティング、5G通信、自動車、モバイル、航空宇宙、消費者、産業、医療など)のためのチップからボードまで、完全なシステムまで、驚異的な電子製品を提供しています。 10年連続で、フォーチュン誌は、カデンスを最も優れた100社の一つに名指ししました。さらに学ぶにはcadence.com.

注目セクター

ケイデンスのニュースルーム
408-944-7039
newsroom@cadence.com

出所:カデンスデザインシステムズ株式会社

これらの内容は、情報提供及び投資家教育のためのものであり、いかなる個別株や投資方法を推奨するものではありません。 更に詳しい情報
    コメントする